Preguntas y respuestas de la prueba de tecnología de interfaz y principios de microcomputadoras de 2010
Principios de microcomputadoras y tecnología de interfaz 2006 Preguntas y respuestas del examen B
1. Elección (1 punto por cada pregunta)
Cuatro opciones para cada una de las siguientes preguntas , sólo una opción es correcta. Por favor escriba el número de opción correcto en el espacio vacío correspondiente.
1. El bus del sistema también se llama _______, que se refiere al bus base en el chasis del microprocesador modular.
1) Bus de placa base 2) Bus interno 3) Bus en chip 4) Bus local
2. La frecuencia principal del microprocesador Pentium 4 en los PC de escritorio que se venden actualmente en el mercado es generalmente
1) Alrededor de 0,5 GHz 2) Alrededor de 1 GHz 3) Alrededor de 3 GHz 4) Por encima de 5 GHz
3 . Según la teoría de la estructura de Neumann, ¿cuál de los siguientes no es un componente de una computadora?
1) Calculadora 2) Controlador 3) Impresora 4) Copiadora
4. Los registros que los programadores no pueden usar directamente son __________
1) Registro general 2) Registro de puntero de instrucción 3) Registro de bandera 4) Registro de segmento
5. La estructura del microprocesador Pentium se denomina estructura superescalar ¿por cuál de las siguientes razones?
1) El microprocesador Pentium no solo puede realizar operaciones de 32 bits, sino también operaciones de 64 bits
p>
2) El microprocesador Pentium contiene múltiples canales de instrucciones y múltiples unidades de ejecución
3) La velocidad de transferencia de datos es muy rápida y cada ciclo de bus puede transferir hasta cuatro archivos de 64 bits. datos
4) El número de transistores integrados dentro del chip del microprocesador supera el millón, lo que consume mucha energía
6. En cualquier momento, habrá un programa activo en la memoria y cada programa activo puede usar hasta___________
① 3 segmentos ② 4 segmentos ③ 5 segmentos ④ 6 segmentos
7. El microprocesador Pentium está equipado con 5 registros de control. No existe una definición, pero para uso futuro __________
1) CR1 2) CR2 3) CR3 4) CR4
8. El bus de direcciones del Pentium es de 32 bits y el ancho de su bus de datos interno es:
1) 16 bits 2) 32 bits 3) 64 bits 4) 36 bits
9. Los registros de Pentium se pueden dividir en ___ categorías, como registros de punto flotante y registros a nivel de sistema.
1) 2 2) 3 3) 4 4) 5
10. Los registros a nivel de sistema son ________.
1) Registro de direcciones del sistema y registro de control 2) Registro de propósito general y registro de direcciones del sistema
3) Registro de propósito general y registro de control 4) Registro de direcciones del sistema y registro de segmento
11. La siguiente es una descripción de la relación entre la CPU y el Caché. La descripción correcta es:
1) El Caché almacena una imagen de parte de la información en la memoria principal. /p>
2) Los usuarios pueden acceder directamente a la caché
3) La caché en el chip tiene una capacidad mucho mayor que la caché secundaria
4) La caché secundaria es más rápido que el caché en el chip Mucho más
12. En modo protegido, el registro de segmento almacena _________.
1) Dirección base del segmento 2) Selector de segmento 3) Descriptor de segmento 4) Dirección base de la tabla de descriptores de segmento
13 Generalmente, la gente se refiere a lenguajes que usan símbolos para representar la computadora. Instrucciones Se llama——————.
1) Lenguaje de máquina 2) Lenguaje ensamblador 3) Lenguaje de simulación 4) Lenguaje de simulación
14. El sistema Pentium es una computadora superescalar porque usa ___________.
1) Estructura de canalización paralela 2) Estructura de caché que separa datos e instrucciones
3) Tecnología de predicción de bifurcaciones 4) Mayor frecuencia de reloj
15. Según lo acordado en el sistema Pentium, el ancho de una palabra es ___.
1) 1 byte 2) 2 bytes 3) 4 bytes 4) 8 bytes
16. Los registros utilizados por Pentium como punteros de pila son:
1) Registro EIP 2) Registro EBP 3) Registro ESP 4) Registro EDI
17. El rango de memoria física accesible por el microprocesador Pentium es __________.
1) 4GB 2) 64TB 3) 4MB 4) 16GB
18. La gestión de almacenamiento se compone de gestión de almacenamiento segmentada y __________.
1) Componente de segmentación 2) Componente de paginación 3) Gestión del almacenamiento de paginación 4) Gestión virtual
19. El sistema de gestión de almacenamiento de paginación del microprocesador Pentium define el tamaño de la página como __________.
1) 16 KB 2) 4 MB 3) 4 KB 4) 4 GB
20. La dirección lineal generada después de la segmentación por el componente de gestión de almacenamiento segmentado consta de __________ y un desplazamiento de 12 bits.
1) Registro de direcciones de segmento e índice de directorio de páginas de 10 bits 2) Tabla de descriptores de segmentos e índice de tabla de páginas de 10 bits
3) Índice de directorio de páginas de 10 bits y 10 bits índice de tabla de páginas 4) índice de tabla de páginas de 10 bits y dirección virtual
21. El bit ***__________ en el campo de nivel de privilegio de solicitud en el selector de segmento (registro de segmento).
1) 1 dígito 2) 2 dígitos 3) 3 dígitos 4) 4 dígitos
22. En el método de gestión de almacenamiento de múltiples segmentos, cada programa tiene su propio __________ y múltiples segmentos de memoria propios.
1) Descriptor de segmento 2) Selector de segmento 3) Selector de segmento y descriptor de segmento 4) Registro de descriptor de segmento
23. El nombre de la variable que se ajusta a las reglas de nomenclatura de variables del lenguaje ensamblador es __________.
1) MOV 2) CX 3)DATOS 4)LPT1
24. El microprocesador Pentium es un microprocesador
1) de 16 bits. 2) 32 bits. 3) 64 bits. 4) Cuasi-64 bits.
25. Los microprocesadores Pentium están configurados con actuadores superescalares que permiten la ejecución de forma paralela.
1) Una instrucción 2) Dos instrucciones 3) Tres instrucciones 4) Cuatro instrucciones
26. La información de cada bit de bandera en el registro de bandera de Pentium refleja————.
1) El contenido de cada registro en la pila de registros.
2) Información de estado del microprocesador Pentium.
3) Información de operación de caché.
4) Información del estado de la memoria.
27. Actualmente, en las máquinas Pentium, los buses del sistema comúnmente utilizados para operaciones de transmisión de datos de alta velocidad entre varios componentes del sistema son:
1) ISA 2) EISA 3) PCI 4) VESA
28. En la siguiente descripción sobre microprocesadores, los siguientes errores son
1) Un microprocesador es un procesador con funciones de computación y control hecho de un circuito integrado de un solo chip a muy gran escala
2 ) La CPU de una computadora puede estar compuesta por 1, 2 o más microprocesadores
3) La PC que se utiliza diariamente tiene un solo microprocesador, que es la unidad central de procesamiento
4) Al Actualmente, la CPU de los superordenadores también está compuesta por microprocesadores
29. El orden de velocidad de acceso de mayor a menor para los registros, Caché, memoria principal y memoria auxiliar en la máquina Pentium es:
1) Memoria principal, Caché, registros, memoria auxiliar 2) Memoria rápida, principal memoria Memoria, registro, almacenamiento auxiliar
3) Registro, Caché, memoria principal, almacenamiento auxiliar 4) Registro, memoria principal, Caché, almacenamiento auxiliar
30. MB (megabyte) se utiliza como unidad de medida para la capacidad de la memoria principal de la PC. ¿Cuántos bytes equivalen a 1 MB aquí?
1) 210 2) 220 3) 230 4) 240
31. Cuando el microprocesador Pentium accede a la memoria en modo protegido, el registro de segmento proporciona
1) Selector de segmento 2) Dirección base del segmento
3) Descriptor de segmento 4) Dirección de compensación
32. La siguiente es una descripción del bus PCI. Los errores son
1) PCI admite la función plug-and-play
2) Las líneas de dirección PCI y las líneas de datos están multiplexadas
p>
3) El bus PCI es un bus de 16 bits de ancho
4) PCI es un estándar de bus independiente del procesador que puede admitir una variedad de procesadores
33. Cuando el microprocesador Pentium implementa la gestión de almacenamiento de paginación, su tamaño mínimo de página es
1) 256B 2) 4KB 3) 1MB 4) 4MB
34. En la siguiente descripción sobre el bus, los errores son
1) El ancho de bits del bus se refiere al número de bits de datos que el bus puede transmitir simultáneamente
2) El bus estándar se refiere a la información transmitida por el bus Algunos protocolos y especificaciones que se deben seguir
3) El bus PCI en la máquina Pentium no admite el método de transferencia en ráfaga
4) El El ancho de banda del bus se refiere a la cantidad de datos que se pueden transmitir en el bus por segundo. La cantidad de datos
2. Elige completar los espacios en blanco (1 punto por cada espacio en blanco)
1. El registro de segmento (también llamado selector de segmento) del microprocesador Pentium es un registro de --- bits, que se puede utilizar para seleccionar
--------------- - La dirección lógica del segmento.
(1) 32 bits (2) 16 bits (3) 8 bits (4) 64 bits
(5) 16 KB (6) 64 TB (7) 4 GB (8) 3,2 GB
2. El microprocesador Pentium implementa --- y --- administración de almacenamiento de dos niveles.
(1) Memoria principal (2) Disco (3) Gestión de segmentación (4) Caché
(5) Gestión de paginación (6) Caché secundario
3 En modo protegido, el microprocesador Pentium puede acceder al espacio de direcciones de memoria virtual de ——bytes y al espacio de memoria de direcciones reales de ———bytes.
(1) 256 KB (2) 512 KB (3) 1 MB (4) 512 MB (5) 1 GB
(6) 4 GB (7) 21 GB (8) 32 GB (9) 1 TB (10) 32 TB
(11) 64 TB(12) 16 TB Nota: GB = Gigabit TB = Terabyte
4. El proceso de conversión del segmento de microprocesador Pentium es que la dirección dada por el sistema y la dirección dada por el programa son ————, que se compone de ———— y ————.
(1) Dirección real (2) Dirección lógica (3) Una dirección base de 32 bits (4) Un selector de segmento
de 16 bits (5) Solo se puede utilizar uno en desplazamiento de 32 bits utilizado dentro del segmento (6) límite del segmento de 20 bits
5. El microprocesador Pentium está equipado con registros de segmento ---, que son todos registros --- y su función es ---.
(1) 8 (2) 16 (3) 6 (4) 32 bits (5) 16 bits
(6) Seleccione la dirección requerida del registro ( 7) Seleccione el descriptor de segmento requerido de la tabla de descriptores de segmento
(8) Seleccione la dirección base de 32 bits del descriptor de segmento (9) Seleccione del descriptor de segmento El límite del segmento saliente.
6. La pila de registros de unidades de punto flotante del microprocesador Pentium se compone de registros ---, ---bit.
(1) 16 (2) 32 (3) 8 (4) 3 (5) 16 bits
(6) 32 bits (7) 64 bits ( 8) 80 bits
7. El contenido del registro de palabras de estado de la unidad de punto flotante del microprocesador Pentium refleja ————.
(1) Todos los estados y entornos de los componentes de punto flotante (2) Valores de los componentes de punto flotante (3) Estado general
de línea de los componentes de punto flotante (4) Microprocesador Pentium Estado y entorno
8. El bus es una especie de ————, que es compartido por todos los componentes del sistema. Bajo el control de ————, la información se transmite con precisión a ————.
(1) Señal pública (2) Canal de datos (3) Conexión de señal dedicada (4) Dispositivo de control maestro
(5) Fuente de interrupción (6) Equipo esclavo (7) Señal fuente (8) Memoria
(9) Registro
3. Complete los espacios en blanco: (1 punto por cada espacio en blanco)
1. El principio de funcionamiento básico de las microcomputadoras actuales es el principio de __________, y su estructura básica pertenece a la estructura de von Neumann.
2. El registro de puntero de instrucciones del Pentium EIP almacena ____________________.
3. Las diversas operaciones aritméticas realizadas en la unidad aritmética se reducen a las dos operaciones más básicas de __________.
4. El microprocesador Pentium especifica cuatro registros para controlar la ubicación de estructuras de datos en la gestión de memoria segmentada. Entre ellos, GDTR e IDTR se denominan registros ___, y LDTR y TR se denominan registros __________.
5. Las interrupciones incluyen __________INTR y __________NMI.
6. Señale que el operando de origen en la siguiente instrucción es __________; el operando de destino es __________.
MOV AX, 0CFH
7. Suponiendo que el contenido del registro BX es 0100H, ¿cuál es el contenido del registro AX después de ejecutar las siguientes instrucciones?
MOV AX, 1200H; (AX) =________
MOV AX, BX; (AX) =__________
AÑADIR AX, (AX) = __________
8. Las cuatro fases operativas del ciclo de operación del autobús son————,————,——————,————.
4. Preguntas de Verdadero o Falso (Verdadero: √; Falso: ×) (1 punto cada una)
El sistema Pentium es un microprocesador RISC.
Los microprocesadores RISC aumentan el número de registros para reducir el número de accesos a la memoria.
Los registros de datos Pentium pueden almacenar datos binarios de 8, 16 y 32 bits.
El registro de segmento del sistema Pentium es un registro de 32 bits.
Tanto el canal V como el canal U de Pentium pueden ejecutar cualquier instrucción.
Para acceder a un segmento, el descriptor del segmento debe estar cargado en el registro del segmento.
El descriptor de segmento Pentium está compuesto por 8 bytes y 64 bits binarios.
La segmentación de Pentium se utiliza para la protección de programas y la paginación se utiliza para asignar programas a páginas virtuales de tamaño fijo.
Cuando Pentium realiza la conversión de paginación, la dirección del marco de página superior de 20 bits de la entrada del directorio de páginas corresponde a la página física en la memoria física.
Una dirección lineal es una dirección de 32 bits dentro del mismo espacio de direcciones estándar no segmentado.
Utilizando el campo de índice, puede seleccionar cualquier descriptor de segmento de la tabla de descriptores de segmento con 210 descriptores de segmento.
La tasa de aciertos de caché se refiere a la relación entre el número de aciertos de caché y el número de accesos a caché.
La caché es más efectiva cuando el programa es altamente secuencial.
El procesador Pentium es un microprocesador de 32 bits, por lo que su bus de datos interno es de 32 bits.
Los microprocesadores RISC utilizan una gran cantidad de registros de propósito general, lo que mejora fundamentalmente la velocidad de cálculo de la CPU y es especialmente adecuado para entornos multitarea.
El registro de direcciones del sistema solo se puede utilizar en modo protegido, por lo que también se le llama registro en modo protegido.
La excepción se refiere a la situación anormal detectada por el microprocesador. Las anormalidades se dividen en tres tipos: falla, autotrampa y terminación anormal.
La unidad aritmética es un componente que almacena información y es un tipo de registro.
Normalmente, el componente de control de un microprocesador está compuesto por un contador de programa, un registro de instrucciones, un decodificador de instrucciones y un componente de temporización.
El microprocesador Pentium está equipado con cinco registros de control de 32 bits: CR0, CR1, CR2, CR3, CR4. Guarda el estado de la máquina relacionado con la tarea aplicable a todas las tareas.
La siguiente instrucción a ejecutar se almacena en el registro de puntero de instrucción EIP del microprocesador Pentium
Se almacena en la tabla de descriptores globales GDT (Global Descriptor Table) para todos los programas* **El descriptor de segmento utilizado.
5. Preguntas de respuesta corta
1. ¿Qué es la tecnología superescalar? Explique cómo se implementa la tecnología superescalar en Pentium. (3 puntos)
2. Intente explicar brevemente el proceso por el cual Pentium convierte direcciones lógicas en direcciones físicas. (3 puntos)
3. Intente explicar brevemente los 8 pasos operativos y el proceso de operación de la operación de canalización del componente de punto flotante Pentium.
(4 puntos)
1. Respuesta:
1. (2) 2 (3) 3. (4) 4. (3) 5. (2)
6. ) 8. (3) 9.3) 10.1)
11. (1) 12.2) 13.2) 14.1) 15.2)
16.3) 17.1) 18. 3 ) 19.3) 20.3)
21.2) 22.1) 23.4) 24.2) 25.2)
26.2) 27.3) 28.1) 29.3) 30.2)
31 1) 32 3) 33 2) 34 3)
2. Respuesta:
1. 2), 5) 2.3), 5) El orden se puede cambiar
3.11), 6) 4. 2), 4), 5) p>
5.3) 5) 7) 6. 3), 8)
7. 1) 8.2), 4), 6)
3. Respuesta
Almacenar control del programa
El desplazamiento de la siguiente instrucción que se ejecutará dentro del segmento de código actual
Agregar y desplazar
Global tabla de descriptores y tabla de descriptores de interrupciones tabla de descriptores locales y estado de la tarea
Interrupciones enmascarables y no enmascarables
AX 0CFH
1200H 0100H 0200H
p>
Fase de solicitud y arbitraje del bus, fase de direccionamiento, fase de transferencia de datos, fase de finalización
IV. Respuesta:
1. Falso 2. Verdadero 3. Verdadero 4. Falso 5. Falso
6. Verdadero 8. Falso 9. Falso 10 Verdadero
11 incorrecto 12 correcto 13 incorrecto 14 incorrecto 15 incorrecto
16 correcto 17 correcto 18 incorrecto 19 correcto 20 incorrecto
21 incorrecto 22 correcto
Cinco. Respuesta
1. ¿Qué es la tecnología superescalar? Explique cómo se implementa la tecnología superescalar en Pentium. (3 puntos)
La tecnología de ejecutar más de una instrucción al mismo tiempo en un ciclo de reloj (o ejecutar 2 instrucciones al mismo tiempo en un ciclo de reloj) se llama tecnología superescalar.
En Pentium, el canal U y el canal V se utilizan para lograr una operación superescalar.
2. Intente explicar brevemente el proceso por el cual Pentium convierte direcciones lógicas en direcciones físicas. (3 puntos)
Las direcciones proporcionadas por el sistema o programa son todas direcciones lógicas. A través del componente de segmentación, la dirección lógica se convierte en una dirección lineal. Si no hay paginación, esta dirección lineal es una. dirección física.
Si se requiere paginación, el componente de paginación convertirá la dirección lineal en una dirección física.
3. Intente explicar brevemente los 8 pasos operativos y el proceso de operación de la operación de canalización del componente de punto flotante Pentium. (4 puntos)
El componente de punto flotante de Pentium también utiliza tecnología de operación de canalización. La operación de canalización consta de 8 pasos operativos:
Prefetch PF, primera decodificación D1, segunda decodificación D2, memoria. y registre la operación de lectura EX,
ejecute X1 por primera vez, ejecute X2 por segunda vez, escriba el número de coma flotante WF e informe de error ER.
Entre ellos, la captación previa PF y la primera decodificación D1 se activan con los dos primeros pasos de operación en la canalización de números enteros, y el tercer paso de operación del componente de punto flotante comienza a activarse. La lógica de ejecución de las instrucciones de punto flotante. y luego ejecute los últimos cinco pasos de la operación.